XAZU2EG-1SFVC784Q fundatur in architectura Xilinx ® UltraScale MPSoC. Productum hoc integrat plumam opulentam 64 frenum quadrum nucleum Brachium ® Cortex-A53 et nucleum brachii Cortex-R5 systematis processus (PS) et ratio programmabilis Xilinx (PL) architectura UltraScale. Praeterea, etiam in- chip memoriae, multi portum memoriae externae interfaciunt, et nexum periphericum interfaces dives.
XCKU025-1FFVA1156I electio optima est ad colligendas processus et functiones DSP intensiva, apta ad varias applicationes a technologia wireless MIMO ad retiacula Nx100G et centra data.
Xcku15p-3ffve1517e kintex® ultrasscale + ™ FPGA providet princeps sumptus-efficaciam in finfet nodis, offering et frugi et efficient solutio ad applications quod requirere summus finem functionality, comprehendo 33GB / s transceivers et 100g connectivity cores.
In Xcku025-2ffva1156e habet potestatem optionem, quae est optimum statera inter requiritur ratio perficientur et humilis potentia involucro. Kintex UltraScale + cogitationes sunt idealis arbitrium pro packet processus et dsp intensive munera, tum variis applications vndique a wireless Mimo technology ad nx100g networks et data centers.
10Ataf115H3F34I2SG adoptat a XX Nanometer processus, quod potest providere princeps perficientur, supporting chip ad chip data transmissione rates ad 17,4 Gbps, backplane data tradenda rates ad 12,5 GBps data est 1.15 decies equivalent logica unitates aequivalens.
10Ataf115u2f45i2sg 0ax115u2f45i2sg est summus perficientur fpga quod utitur a XX NM processus. Et Arria ® X gx fpga subsidiis chip ad chip data serie rates of usque ad 17,4 Gbps, backplane data serie rates of usque ad 12,5 Gbps, et ad 1.15 decies equivalent ad unitates, et usque ad 1.15 decies equivalent logica unitates.