XC95288XL-10TQG144I summus effectus est logicae programmabilis fabrica (CPLD) cum 117 input/output fibulae, 16 logicae caudices et memoria mico instructa.
XCVU13P-2FLGA2577E Virtex™ UltraScale+™ Fabrica summae observantiae et functionis integratae in 14nm/16nm FinFET nodi praebet. AMD tertia-generatio 3D IC utitur positis siliconibus interconnect (SSI) technologiam ut limites Legis Moore perfringat et perveniat ad summas processus signum et vide I/O Sed ut occurrat summae necessitatis designatio.
XCZU19EG-2FFVD1760I Zynq® UltraScale+™ MPSoC multiprocessores habent 64 frenum processus scalabilitatis, temperamentum reale componens cum machinis programmatis et ferramentis, graphicis, video, waveformibus, ac fasciculus applicationum processus congruorum. Haec multiprocessoris ratio in chip fabrica fundatur in suggestu instructo cum universali proposito processus real-time et logica programmabilis
XCZU4EG-1SFVC784E ex Xilinx ® UltraScale MPSoC fundatur. Haec series productorum plumam locupletem integrat 64 frenum quadrum nucleum seu nucleum dualem brachii ® Cortex-A53 et nucleum duplicatum brachii Cortex-R5F systematis processus (ex Xilinx) ® UltraScale MPSoC architectura). Processus Ratio (PS) et Xilinx Programmabilis Logica (PL) Architectura UltraScale. Praeterea, etiam in- chip memoriae, multi portum memoriae externae interfaciunt, et nexum periphericum interfaces dives.
Multiprocessoris XCZU4CG-1SFVC784E processor scalabilitatis 64 frenum habet et temperamentum reale tempus cum machinis programmatis et ferramentis coniungit, aptando graphice, video, waveform, et fasciculum applicationum processus faciendi. Haec multiprocessoris ratio in chip fabrica fundatur in suggestu instructo cum universali proposito processus real-time et logica programmabilis
Multiprocessoris XCZU3CG-2SBVA484I processor scalabilitatis 64 frenum habet et temperamentum reale tempus cum machinationibus programmatibus et ferramentis coniungit, aptam faciens ad applicationes graphicas, video, waveformas, et fasciculum applicationum processus.